Estudia > Oferta formativa > Oferta d'assignatures > Detall de l'assignatura
Anar al contingut (clic a Intro)
UdG Home UdG Home
Tancar
Menú

Estudia

Dades generals

Curs acadèmic:
2010
Descripció:
Sistemes digitals. Estudi i disseny
Crèdits:
6
Idioma principal de les classes:
Català
S’utilitza oralment la llengua anglesa en l'assignatura:
Gens (0%)
S’utilitzen documents en llengua anglesa:
Gens (0%)

Grups

Grup A

Durada:
Semestral, 1r semestre
Professorat:

Competències

  • Identificar, interpretar el funcionament i utilitzar els components electrònics aplicats a la industria
  • Interpretar les característiques tècniques i aplicar components comercials en el disseny electrònic aplicat a la indústria
  • Dissenyar i documentar dispositius electrònics aplicats a l'àmbit industrial
  • Planificar els detalls d'execució de les instal.lacions, dispositius i sistemes dissenyats en l'àmbit de la titulació
  • Utilitzar instruments per la mesura de variables relacionades amb l'anàlisi de funcionament, calibratge i operació de circuits electrònics
  • Ser capaç d'analitzar
  • Aprendre de forma autònoma

Altres Competències

  • La finalitat primordial es dotar a l'alumne dels coneixements i mètodes necessaris pel futur exercici de l'activitat professional, que caldrà desenvolupar d'acord amb els coneixements actualitzats segons els avanços tecnològics. L’anàlisi i disseny de circuits lògics digitals combinacionals i seqüencials constitueix la base del contingut de la assignatura. En la vessant practica els coneixement de la programació dels dispositius lògics PLD per tal d’implementar els circuit lògics digitals constitueix un dels principals focus d’interès. Els continguts d’aquesta assignatura es veuran complementats en assignatures tal com Aplicacions Industrials dels Microprocessadors i Informàtica Industrial, on s’estudiaran els sistemes microprocessats i les seves aplicacions.

Continguts

1. Temari

2. TEMARI D’ELECTRÒNICA DIGITAL CURS 2005-2006 Tema I: Les tecnologies digitals 1-1.- Introducció 1-2.- Les Funcions lògiques bàsiques 1-3.- Característiques de les diferents famílies lògiques 1-3-1.- Característiques estàtiques 1-3-2.- Transitoris 1-3-3.- Flexibilitat lògica 1-4.- Les Famílies lògiques 1-4-1 Lògica Resistència Transistor RTL. 1-4-2 Lògica Diode Transistor DTL 1-4-3 Lògica Transistor Transistor TTL 1-4-3-1 Altres estructures d’entrada i sortida amb lògica TTL 1-4-3-2 Entrades Trigger-Schmitt 1-4-3-3 Sortides Darlington 1-4-3-4 Sortides Col•lector obert 1-4-3-5 Sortides tercer estat 1-4-3-6 Les famílies TTL 1-4-4.- La Lògica MOS 1-4-4-1.- La lògica CMOS 1-5.- Classificació dels circuits integrats en funció del nivell d’integració 1-6.- Els encapsats dels circuits integrats Tema II: Principis de Disseny en Lògica Digital 2-1.- Introducció 2-2.- Àlgebra de Boole i lleis de Morgan 2-3.- Representació de les funcions lògiques 2-3-1.- Les Taules de la veritat 2-3-2.- Les equacions booleanes 2-3-2-1 Representació en forma de sumatori de minterms 2-3-2-2 Representació en forma de producte de Maxterms 2-4.- Anàlisis dels circuits combinacionals 2-5.- Minimització dels circuits combinacionals 2-5-1.- Minimització mitjançant mapes de Karnaugh 2-5-2.- Teorema dels implicants primers 2-5-3.- Simplificació per producte de sumes 2-5-4.- Combinacions d’entrada insignificants 2-5-5.- Minimització en el cas de múltiples sortides 2-5-6.- Algoritmes de simplificació de Quine-McCluskey 2-6.- Suficiència de les NAND’s i NOR’s 2-7.- Fenòmens aleatoris Fenòmens aleatoris estàtics Fenòmens aleatoris dinàmics Tema III: Lògica Combinacional Disseny amb Dispositius MSI i LSI 3.-1 Simbologia de les portes lògiques 3.-2 Normativa en el disseny i el dibuix dels circuits electrònics 3.-3 Diagrames de temps i retards de propagació. 3.-4 Els decodificadors 3-4-1.- Els decodificadors binaris 3-4-2.- Aplicacions dels decodificadors binaris 3-4-3.- Decodificador BCD 7 segments 3.-5 Els buffers tercer estat 3.-6 Els codificadors binaris 3.-7 Els codificadors amb prioritat 3.-8 Els multiplexors 3.-9 Les funcions XOR i XNOR 3.-10 Els circuits comparadors Tema IV: Disseny de Funcions Lògiques Combinacionals Aritmètiques 4.-1 Introducció 4.-2 Circuits lògics combinacionals sumadors 4.-3 Circuits lògics combinacionals restadors 4.-4 La representació dels números negatius 4.-4-1.- La tècnica del complement a u 4.-4-2.- La tècnica del complement a dos 4.-5 Unitats aritmètiques i lògiques 4.-6 Altres operacions aritmètiques 4.-7 Els sumadors amb carry avançat Tema V: Elements Bàsics de la Lògica Seqüencial 5.-1 Introducció 5.-2 Elements biestables 5.-3 Latx i Flip-Flops 5.-3-1 El Latx S-R 5.-3-2 El Latx /S-/R 5.-3-3 El Latx S-R amb habilitació 5.-3-4 El Latx tipus D 5.-3-5 El Flip-Flop tipus D activat per flanc 5.-3-6 El Flip-Flop master-slave S-R 5.-3-7 El Flip-Flop master-slave J-K activat per nivell alt 5.-3-8 El Flip-Flop master-slave J-K activat per flanc de pujada 5.-3-9 El Flip-Flop tipus T “toggle” 5.-4 Resum de les equacions de canvi d’estat per els elements biestables presentats en aquest tema Tema VI: Les Màquines d’Estats Finites Sincronitzades per Rellotge, Anàlisi i Disseny 6.-1 Les màquines de Mealy i les màquines de Moore 6.-2 Anàlisi de les màquines d’estats sincronitzades per rellotge 6.-2-1 Anàlisi de les màquines d’estats que utilitzen FF tipus D 6.-2-2 Anàlisi de les màquines d’estats que utilitzen FF tipus J-K 6.-3 Disseny de màquines d’estats sincronitzades per rellotge 6.-3-1 Disseny de màquines d’estats sincronitzades per rellotge utilitzant FF tipus D 6.-3-2 Disseny de màquines d’estats sincronitzades per rellotge utilitzant FF tipus J-K Tema VII: Dissenys i Aplicacions de la Lògica Seqüencial 7.-1 Introducció 7.-2 El commutador sense rebots 7.-3 Disseny de circuits comptadors 7.-4 Els registres, la conversió sèrie paral•lel i paral•lel sèrie 7.-5 El disseny pràctic de les màquines d’estats sincronitzades per rellotge 7.-5-1 Anàlisi del problema mitjançant diagrames d’estats 7.-5-2 Disseny mitjançant organigrames lògics 7.-5-3 Altres aproximacions pel disseny de les màquines d’estats 7.-6 El senyal de rellotge, consideracions de disseny Tema VIII: Dispositius lògics programables 8.-1 Introducció 8.-2 Arquitectura PROM 8.-3 Arquitectura PAL 8.-4 Arquitectura PLA 8.-5 Arquitectures clàssiques comercials, les PALS 8.-6 Arquitectures LSI 8.-6-1 Arquitectura LCA de Xilinx 8.-6-2 Els dispositius ISP de Lattice Tema IX: El llenguatge de programació de dispositius lògics digitals ABEL 9.-1 Introducció 9.-2 Les funcions lògiques combinacionals 9.-2-1 Equacions booleanes combinacionals 9.-2-2 Taules de la veritat combinacionals 9.-3 Les funcions lògiques seqüencials 9.-3-1 Taules de la veritat seqüencials 9.-3-2 Equacions 9.-3-2-1 Assignacions combinacionals 9.-3-2-2 Assignacions seqüencials 9.-3-3 Diagrames d’estats 9.-4 El test de vectors Tema X: Les Memòries 10.-1 Introducció 10.-2 Els dispositius de memòria ROM 10.-2-1 Els dispositius de memòria ROM clàssics 10.-2-2 Aplicacions de les memòries ROM 10.-3 Els dispositius de memòria RAM 10.-3-1 Els dispositius de memòria SRAM 10.-3-2 Els dispositius de memòria DRAM 10.-4 Altres dispositius de memòria 10.-4-1 Les memòries FLASH 10.-4-2 Les memòries sincrones SRAM i DRAM 10.-4-3 Les memòries FIFO i LIFO 10.-4-4 Les memòries CCD 10.-4-5 Memòries òptiques i magnètiques

Activitats

Tipus d’activitat Hores amb professor Hores sense professor Total
Total 0 0 0

Bibliografia

    Avaluació i qualificació

    Activitats d'avaluació:

    Descripció de l'activitat Avaluació de l'activitat %

    Qualificació

    Mètodes docents

    --------------------------------------------------------------------------------


    Classes de teoria i problemes


    3 hores setmanals


    Pràctiques


    2 hores setmanals



    Tipus d'exàmens i avaluacions

    --------------------------------------------------------------------------------

    Laboratori 25 %. Problemes 50 %. Teoria 25 %. Cal aprovar les parts per separat.


    Observacions

    PREREQUISITS

    Contingut Obligatori, corresponent a Fonaments de la Informàtica:

    1.- Introducció. Evolució històrica dels sistemes digitals. El sistema Binari. El sistema octal. El sistema hexadecimal. Codis continus i cíclics. Codis BCD.

    2.- Aritmètica Binària. El complement a 1. El complement a 2. Codificació dels caràcters. El codi Gray. El codi Jonhson. Codis per accions, condicions i estats. Codificació de la transmissió sèrie. Codis detectors i correctors d'errors. 3.- Àlgebra de Boole. Representació de les funcions lògiques. Definició de Miterm i Macterm. Anàlisi dels circuits combinacionals. Simplificació mitjançant el Mapa de Karnaught.i Macterm.El contingut obligatori és consolidarà mitjançant la realització voluntaria d'exercicis durant l'inici del curs. Aquest exercicis seran proporcionats pel professor.
    Continguts Recomanats: Electrònica analògica (2on. quatrimestre), Àlgebra (1r. quatr.), teoria de circuits (1er. quat.) i Electrotècnia (2on. quatrimestre)


    Assignatures recomanades

    • Electrònica analògica
    • Física bàsica
    • Fonaments d'informàtica
    • Fonaments físics de l'enginyeria
    • Matemàtiques bàsiques

    Escull quins tipus de galetes acceptes que el web de la Universitat de Girona pugui guardar en el teu navegador.

    Les imprescindibles per facilitar la vostra connexió. No hi ha opció d'inhabilitar-les, atès que són les necessàries pel funcionament del lloc web.

    Permeten recordar les vostres opcions (per exemple llengua o regió des de la qual accediu), per tal de proporcionar-vos serveis avançats.

    Proporcionen informació estadística i permeten millorar els serveis. Utilitzem cookies de Google Analytics que podeu desactivar instal·lant-vos aquest plugin.

    Per a oferir continguts publicitaris relacionats amb els interessos de l'usuari, bé directament, bé per mitjà de tercers (“adservers”). Cal activar-les si vols veure els vídeos de Youtube incrustats en el web de la Universitat de Girona.